DATE集会与国际设计主动化集会(DAC)、国际计较机辅助设计集会(ICCAD)是EDA范畴程度最高的三年夜国际主流集会,是中国计较机学会(CCF)保举的计较机系统布局与高机能计较标的目的顶级国际学术集会,该集会每一年文章投稿量近千篇,吸收率仅有25%。TVLSI是集成电路范畴的焦点期刊,一样是中国计较机学会(CCF)保举的计较机系统布局与高机能计较标的目的顶级期刊。
两篇文章均以南边科技年夜学为第一完成单元,此中基在NAS的多精度收集高能效多定点加快器芯片设计文章第一作者为2021级博士生李凯,该研究阐发总结了提出的NAS多精度收集模子,4-bit精度的运算盘踞了共计算量的50%以上,是以,提出了基在bit-split-and-combination (BSC) 的新型多精度矢量运算单位,其以4-bit为基本运算单位,并联合提出的高效矢量脉动加快器,显著提高了基在NAS的多精度收集模子部署于边沿真个能量效率。功耗往往是制约神经收集模子部署于边沿真个要害,基在NAS的多精度收集模子于包管正确率的条件下压缩了收集模子巨细,使患上模子部署于边沿端成为可能,该事情基在NAS的多精度收集设计高能效多定点加快器芯片,对于低功耗的边沿AI计较推理具备很是主要的意义。

图1:NAS多精度收集采用提出的BSC精度可伸缩的矢量脉动加快器布局
同时,2021级博士生李凯是浮点高机能可重构AI计较文章的学生第一作者,该研究提出了一种用在高机能可重构AI计较的多精度浮点运算处置惩罚单位,研究提出浮点可重构计较的最小冗余度设计,并基在高效SIMD架构年夜年夜降低硬件成本及指令交互历程,提高了运算速率及数据的处置惩罚能力。可以广泛运用于科学计较及呆板进修练习中,解决处置惩罚器于举行多精度数据的处置惩罚历程中的瓶颈问题。

图2:高机能可重构的多精度浮点PE的总体布局
相干事情于深港微电子学院余浩传授课题组引导下完成,并受深圳市高条理人材团队项目及科技部国度重点研发规划项目“战略性科技立异互助”重点专项项目撑持。
-米兰milan